PLL用ヘテロダインVXO回路図

PLL用ヘテロダインVXO回路図

PLL用ヘテロダインVXO回路図

PLL用ヘテロダインVXO回路

トランシーバーのメインダイアルになります。バンド幅100kHzです。本当は金属ケースに入れて周囲の環境の変化をなるべく受けないようにした方がよい。基板はバリコンに固定しています。

(2014/12/13)
VC3:430pFのバリコンにシリーズに30pFを接続して使用しています。
出力電圧は無負荷にての値です、DBMのRFポートに接続するため-10dBmで十分です。
レベル合わせはアッテネーターで行います。